@Article{, title={Implementations Of 8x8 DCT And IDCT on Different FPGA Technologies Using the Modified Loeffler Algorithm}, author={N. H. Abbas}, journal={Journal of Engineering مجلة الهندسة}, volume={11}, number={4}, pages={707-714}, year={2005}, abstract={In this paper the hardware implementations is investing of 8x8 Discrete Cosine Transform (DCT) and Inverse Discrete Cosine Transform (IDCT) on different Field Programmable Gate Array (FPGA) technologies using the modified Loeffler algorithm. The investigations involved simulations, and synthesis of Very High Speed Integrated Circuit Hardware Description Language (VHDL) code utilizing recent FPGA families of Xilinx, Altera, and Lucent. The paper achieving the most demanding real-time requirements of some standardized frame resolutions and rates. Synthesis results for 8-point DCT/IDCT implementations indicate operating frequencies of 50 MHz, 60 MHz, and 22 MHz for the investigated Xilinx, Altera and Lucent FPGA chips, respectively. These frequencies allow 2193 Source Input Format (SIF) and 100 High Definition Television (HDTV) frames to be processed by the Xilinx FPGA. The resulting frame processing rates for Lucent are 877 and 40 for SIF and HDTV, while for Altera they are 647 and 29, respectively. Results indicate that the investigated FPGA implementations would speed DCT based compression algorithms up to frame rates well above the real-time requirements of SIF, International Consulting Committee on Radio & Television (CCIR-TV) and HDTV frame formats.

في هذه المنشورة تم الاستقصاء عن البناء المادي لـ 8x8 تحويلة الجيب تمام المتقطعة (DCT) ومعكوسة تحويلة ألجيب تمام ألمتقطعة (DCT) في عدة تقنيات لترتيب بوابة برمجة المجال( (FPGAباستخدام خوارزمية Loeffler المحورة. الاستقصاء يتضمن التشبيه والتركيب لشفرة لغة وصف الكيان المادي ذات السرعة العالية جدا (VHDL) المستخدمة في ألآونة الاخيرة عن طريق عوائل ترتيب بوابة برمجة المجال (FPGA) من شركةLucent & Xilinx Altera . إن اغلب متطلبات الزمن الحقيقي (real-time) لبعض تصاميم الهياكل ومعدلاتها القياسي تم تحقيقها. نتائج ألتركيب لبناء 8 نقط تحويلة جتا المتقطعة (DCT) او معكوسها تبين انه ترددات العمل هي 50 ميغاهرتز و 22 ميغاهرتز، 60 ميغاهرتز و22 ميغاهرتز لقطع Lucent & , Altera , Xilinx ترتيب وابة المجال على التوالي. النتائج تبين انه استخدام الـ FPGA لبناء DCT & IDCT يسرع منه وكذلك الاقتراب يكون أكثر من تحقيق متطلبات الزمن الحقيقي لصيغة أدخال المصدر (SIF)، الجمعية الاستشارية الدولية للراديو والتلفزيون (CCIR-TV) والتلفزيون العالي التعريف (HDTV) من صيغ الهياكل.} }