research centers


Search results: Found 4

Listing 1 - 4 of 4
Sort by

Article
Implementation of Digital Video Broadcasting Codec Using FPGA

Authors: Sameer Jasim Mohammad --- Riyadh Abbas Hashim
Journal: Journal of University of Babylon مجلة جامعة بابل ISSN: 19920652 23128135 Year: 2017 Volume: 25 Issue: 1 Pages: 109-118
Publisher: Babylon University جامعة بابل

Loading...
Loading...
Abstract

This paper is concerned with transmitting signals of Digital Video Broadcasting (DVB) properties using Field Programmable Gate Array (FPGA) using Verilog code to achieve this goal. DVB is a technique used an outer code (Reed-Solomon), inner code (convolutional code) and interleaver in between them. the properties of Reed-Solomon is (204, 188), convolutional code is a 1/2 and interleaver of depth I=12. The method used to programming the FPGA is schematic and Verilog code.

تختص هذه الدراسة بمجال الاتصالات الرقمية و باستخدام نظام بث الفيديو الرقمي لغرض ارسال معلومات من نقطة الى نقطة اخرى وذللك بواسطة برمجة مصفوفة البوابات القابلة للبرمجة عن طريق لغة(Verilog) حيت يستخدم مشفر ريد-سلمون و مشفر لافوفي ويستخدم بينهما مبعثر.


Article
Synthesis of LC, RL and RC Circuit Using Embedded System Design Techniques

Authors: Mazin Rejab Khalil --- Shaima Mohammed Ali
Journal: Journal of University of Babylon مجلة جامعة بابل ISSN: 19920652 23128135 Year: 2014 Volume: 22 Issue: 9 Pages: 2332-2323
Publisher: Babylon University جامعة بابل

Loading...
Loading...
Abstract

The paper is concerned with developing a soft-core processor system to be configured on Spartan 3E FPGA's slice using embedded design techniques. The developed processor system is accommodated to synthesize two- elements (LC, RL and RC) circuits based on the Partial Fraction expansion method. This work provides a suitable algorithm to realize analogue filters according their s-domain transfer function.Keywords: Soft-core processor, FPGA, Embedded Development Kit (EDK), Partial Fraction

يهتم البحث بانشاء نظام معالج ذو النواة القابلة للبرمجة وتنفيذها على شريحة ( Spartan 3E ) من مصفوفة البوبات المبرمجة حقليا باستخدام تقنيات الانظمة المطمورة مع تطويع هذا النظام لتركيب دوائر نوع(LC, RL ,RC) معتمدا طريقة فك الكسور الجزيئية (Partial Fraction expansion ). يوفر هذا العمل خوارزمية مناسبة لتحقيق وتركيب المرشحات التناظرية وفقا لمعادلة دالة التحويل في النطاق الترددي ((s-domain.


Article
FPGA Implementation of MIPS RISC Processor for Educational Purposes

Authors: Safaa S. Omran --- Ali J. Ibada
Journal: Journal of University of Babylon مجلة جامعة بابل ISSN: 19920652 23128135 Year: 2016 Volume: 24 Issue: 7 Pages: 1745-1761
Publisher: Babylon University جامعة بابل

Loading...
Loading...
Abstract

The aim of this research is to design a 32-bit MIPS (Microprocessor without Interlocked Pipeline Stages) for RISC (Reduced Instruction Set Computer) processor. This MIPS can be used for teaching computer structure. This design defines MIPS ISA (Instruction Set Architecture), and divides the processor into two parts: the datapath unit, and the control unit. Next, a top level is implemented by connecting data and instruction memories to the processor. The VHDL (Very High Speed integrated circuit Hardware Description Language) to design hardware modling is used. The single cycle and top level is designed by using (Xilinx ISE Design Suite 13.4) software. This design is conducted on FPGA (Field Programmable Gate Array) Spartan-3AN starter kit and results from the kit are obtained

الهدف من هذا البحث هو بناء معالج بدون خط انابيب مشابك ((MIPS ذو 32- بت لجهاز حاسوب ذي مجموعة الايعازات المختصره (RISC) الذي يمكن استخدامه لتدريس بنية الحاسوب. يقوم هذا التصميم بتعريف معمارية مجموعة الايعازات (ISA), ثم يقوم بتقسيم المعالج الى جزئين: مسار البيانات و وحدة التحكم. ثم بناء المستوى الاعلى بواسطة توصيل ذاكرتي الايعازات والبيانات الى المعالج. استعملت لغة وصف الكيان المادي للدوائر المتكاملة ذات السرع العالية (VHDL) في تصميم الكيان المادي. صُمم المعالج والمستوى الاعلى بواسطة برنامج (Xilinx ISE Design Suite 13.4). هذا التصميم طبق على جهاز حقل مصفوفة البوابات القابلة للبرمجة (FPGA) نوع (Spartan-3AN starter kit) وتم الحصول على النتائج.


Article
FPGA Implementation of Wavelet Filters for DWMT Systems
FPGA تنفيذ مرشحات المويجة لأنظمة الارسال متعددة الترددات باستخدام باستخدام

Loading...
Loading...
Abstract

Discrete Wavelet Multi-Tone (DWMT) systems acquired attention due to their high spectral efficiency and high data rates with respect to FFT-based multitone transmission systems. The complexity of the overall system is directly related to that of the elemental building block. In the literature, wavelet filters are designed subject to constraints for minimum interference. The structure of a Minimum Interference Wavelet Filter (MIWF) is very simple even for high filter orders. In this paper, DWMT systems using a two-branch wavelet filter bank in the transmitter and its inverse at the receiver are implemented using the Spartan XC3S1200E FPGA. The details of system implementation are presented for MIWF, Daubechies, and Coiflet wavelet filters. The tests show that, with respect to the other tested systems, the MIWF-based system is simpler, faster and capable to preserve its

اكتسبت انظمة الارسال متعددة الترددات المعتمدة على مرشحات المويجة (DWMT) اهميتها بسبب تميزها بكفاءة استخدام الطيف الترددي و بمعدلات الارسال العالية مقارنة بالانظمة المماثلة التي تستخدم محول فورير. بطبيعة الحال, فان درجة تعقيد انظمة DWMT تعتمد على درجة تعقيد مرشحات المويجة المستخدمة فيها. ان مرشحات المويجة المصممة لتحقيق متطلبات تقليل التداخل بين القنوات المتجاورة (MIWF) تتميز ببساطة تركيبها. في هذا البحث تم تنفيذ منظومة DWMT تستخدم مرشحات MIWF بواسطة مصفوفة البوابات القابلة للبرمجة حقليا (FPGA) من نوع Spartan XC3S1200E. كما تم تنفيذ منظومات DWMT تستخدم مرشحات من انواع اخرى مثل Daubechies و Coiflets لغرض مقارنة درجة تعقيد الانظمة و اداءها. اختبرت هذه الانظمة المنفذة تحت ظروف متعددة لفناة الاتصال و باطوال مختلفة للتمثيل العددي لمعاملات المرشحات. اظهرت الاختبارات بأن منظومة DWMT المعتمدة على مرشحات MIWF هي اقل تعقيد و اسرع وبامكانها المحافظة على نفس مستوى اداءها في حالة الدقة الكاملة حتى عندما يكون تمثيل معاملات المرشحات 5 بت فقط, بينما ينخفض مستوى اداء المنظومات الاخرى المختبرة تحت نفس الظروف.

Listing 1 - 4 of 4
Sort by
Narrow your search

Resource type

article (4)


Language

English (4)


Year
From To Submit

2017 (1)

2016 (2)

2014 (1)